串擾仿真分析,拓撲結構仿真分析,邁威SI仿真分析服務公司 串擾主要由感性耦合電流和容性耦合電流產生,兩種耦合都依賴于驅動電流的變化[1].在實際的應用中,串擾大都是信號在上升沿或下降沿產生的.而CPU對存儲器的信號采集主要在上升沿進行,因此,考慮信號上升沿的串擾就顯得十分重要. 根據高速視頻處理產品的PCB(印刷電路板)布線要求,結合實際電路仿真條件和總線布線特點,通過建立三線Π型串擾電路模型,在對容性耦合和感性耦合產生后向串擾進行一般性分析的基礎上,進一步分析了回流面積、延遲時間對后向串擾的影響,提出了新的時域優化模型和幾種減小串擾的方法 了解更多,朱金龍:0755-84719081,18938978238 http://www.cnmaxwell.com